PCI-SIG organizācija ir paziņojusi par PCIe 6.0 specifikācijas standarta v1.0 oficiālu izlaišanu, deklarējot pabeigšanu.
Turpinot ierasto, joslas platuma ātrums turpina divkāršoties, sasniedzot 128 GB/s (vienvirziena) pie x16, un, tā kā PCIe tehnoloģija nodrošina pilna dupleksa divvirzienu datu plūsmu, kopējā divvirzienu caurlaidspēja ir 256 GB/s. Saskaņā ar plānu, komerciāli piemēri būs pieejami 12 līdz 18 mēnešus pēc standarta publicēšanas, kas ir aptuveni 2023. gadā, un tiem vispirms vajadzētu būt pieejamiem serveru platformā. PCIe 6.0 tiks izlaists ne agrāk kā gada beigās ar joslas platumu 256 GB/s.
Atgriežoties pie pašas tehnoloģijas, PCIe 6.0 tiek uzskatīta par lielāko izmaiņu PCIe gandrīz 20 gadu ilgajā vēsturē. Atklāti sakot, PCIe 4.0/5.0 ir neliela 3.0 modifikācija, piemēram, 128b/130b kodējums, kas balstīts uz NRZ (Non-Return-to-Zero).
PCIe 6.0 pārslēdzās uz PAM4 impulsa AM signalizāciju, 1B-1B kodējumu, vienam signālam var būt četri kodēšanas stāvokļi (00/01/10/11), kas ir divreiz vairāk nekā iepriekš, ļaujot sasniegt 30 GHz frekvenci. Tomēr, tā kā PAM4 signāls ir trauslāks nekā NRZ, tas ir aprīkots ar FEC tiešās kļūdu labošanas mehānismu, lai labotu signāla kļūdas saitē un nodrošinātu datu integritāti.
Papildus PAM4 un FEC, pēdējā nozīmīgā tehnoloģija PCIe 6.0 ir FLIT (plūsmas vadības bloka) kodēšanas izmantošana loģiskā līmenī. Patiesībā PAM4 un FLIT nav jauna tehnoloģija, jo 200G+ īpaši ātrdarbīgais Ethernet tīkls tiek izmantots jau sen, taču PAM4 nav izdevies plaši reklamēt pārāk augsto fiziskā slāņa izmaksu dēļ.
Turklāt PCIe 6.0 joprojām ir savietojams ar atpakaļejošu versiju.
PCIe 6.0 turpina divkāršot I/O joslas platumu līdz 64 GT/s saskaņā ar tradīciju, kas tiek piemērota faktiskajai PCIe 6.0X1 vienvirziena joslas platumam 8 GB/s, PCIe 6.0×16 vienvirziena joslas platumam 128 GB/s un PCIe 6.0×16 divvirzienu joslas platumam 256 GB/s. Mūsdienās plaši izmantotajiem PCIe 4.0 x4 SSD diskdziņiem būs nepieciešams tikai PCIe 6.0 x1.
PCIe 6.0 turpinās 128b/130b kodējumu, kas tika ieviests PCIe 3.0 laikmetā. Papildus sākotnējam CRC ir interesanti atzīmēt, ka jaunais kanāla protokols atbalsta arī PAM-4 kodējumu, kas tiek izmantots Ethernet un GDDR6x, aizstājot PCIe 5.0 NRZ. Vienā kanālā var iepakot vairāk datu tādā pašā laika periodā, kā arī zema latentuma datu kļūdu labošanas mehānisms, kas pazīstams kā priekšējās kļūdas labošana (FEC), lai palielinātu joslas platumu, būtu iespējams un uzticams.
Daudziem varētu rasties jautājums: vai PCIe 3.0 joslas platums bieži vien netiek izmantots pilnībā, kam tad īsti jēga no PCIe 6.0? Sakarā ar datu ziņā prasīgo lietojumprogrammu, tostarp mākslīgā intelekta, skaita pieaugumu, profesionālā tirgus klienti arvien vairāk pieprasa IO kanālus ar lielāku pārraides ātrumu, un PCIe 6.0 tehnoloģijas augstā joslas platums var pilnībā atbrīvot tādu produktu veiktspēju, kuriem nepieciešama augsta IO joslas platums, tostarp paātrinātāju, mašīnmācīšanās un HPC lietojumprogrammu. PCI-SIG arī cer gūt labumu no augošās autobūves nozares, kas ir pusvadītāju karstais punkts, un PCI īpašo interešu grupa ir izveidojusi jaunu PCIe tehnoloģiju darba grupu, lai koncentrētos uz to, kā palielināt PCIe tehnoloģijas ieviešanu autobūves nozarē, jo ekosistēmas pieaugošais pieprasījums pēc joslas platuma ir acīmredzams. Tomēr, tā kā mikroprocesoru, GPU, IO ierīci un datu krātuvi var savienot ar datu kanālu, lai dators iegūtu PCIe 6.0 saskarnes atbalstu, mātesplates ražotājiem ir jābūt īpaši uzmanīgiem, izvēloties kabeli, kas var apstrādāt ātrgaitas signālus, un arī mikroshēmojumu ražotājiem ir jāveic attiecīgi sagatavošanās darbi. Intel pārstāvis atteicās atklāt, kad ierīcēm tiks pievienots PCIe 6.0 atbalsts, taču apstiprināja, ka patērētāju Alder Lake un serveru puses Sapphire Rapids un Ponte Vecchio atbalstīs PCIe 5.0. NVIDIA arī atteicās atklāt, kad tiks ieviesta PCIe 6.0. Tomēr datu centriem paredzētās BlueField-3 Dpus jau atbalsta PCIe 5.0; PCIe specifikācija nosaka tikai funkcijas, veiktspēju un parametrus, kas jāievieš fiziskajā slānī, bet nenorāda, kā tos ieviest. Citiem vārdiem sakot, ražotāji var izstrādāt PCIe fiziskā slāņa struktūru atbilstoši savām vajadzībām un faktiskajiem apstākļiem, lai nodrošinātu funkcionalitāti! Kabeļu ražotāji var ietaupīt vairāk vietas!
Publicēšanas laiks: 2023. gada 4. jūlijs